ddr5内存时序为什么高

作者:严伯蔚 | 发布日期:2023-11-28 18:12:46

为什么没有测试?其实一张大网等着你,如何提升游戏帧数?降低分辨率?错!这是一个误区,据说比固态还快的硬盘,为什么突然消失了???万幸它消失DDR5内存的时序更高(缺点),时序是越低越好的,DDR5 4800MHz的时序一般为CL40,而同频率的DDR4内存可以达到CL17。高时序会导致高延迟,这对于

目前DDR5内存颇受玩家诟病的地方就在于其延迟大幅提升。面上主流DDR4内存的延迟一般是CL15~19,而DDR5产品的时序却达到了CL38、CL40,虽说很奇怪的现象,原厂XMP的内存似乎都非常热衷与只压第1时序,对于第四时序都拉的超级高,普遍110甚至120以上如下图,才7200都是36-36-46-116,突破110了都,更高的甚至都是36-46-46-122,36-48-48-126这种时序,直接突破120 而我看那些网上所谓的超频作业全都把第4时序也压的很低,甚至普遍60+,同频率比原厂的XMP直接低一半想知道这究是为什么?甚至猜测原厂这样做的原因是因为第4时序无关紧要,并且对稳定性与主板兼容性的影响很大

DDR5 内存可以通过高频,降低高时序带来的影响。相比起DDR4 内存“拼了老命"才能勉强达到4000MHz+不同,DDR5 内存都是4800MHz起步。内存跑得更快,不就是相当于干活速度提升了吗?就算时序高了,让它干得更快,不也可以弥补高英睿达ddr5 4800时序,英睿达ddr5 4800这款内存条因为频率不是特别高,所以它的默认初始频率也不是很高,只有C40,具体时序为40-39-39-76,用户入手之